Analog Devices Inc. HSC-ADC-EVALEZ Hochgeschwindigkeit-ADC-Evaluierungsplattform
Die Analog Devices HSC-ADC-EVALEZ Hochgeschwindigkeits-ADC-Evaluierungsplattform nutzt die aktuellste Version von VisualAnalog und ein FPGA-basiertes Buffer-Speicherboard. Dies ermöglicht die Erfassung von Blöcken und digitalen Daten von den Hochgeschwindigkets-ADC-Evaluierungsboards für analoge Bauteile. Das ADC-Erfassungsboard ist über einen USB-Anschluss mit dem PC verbunden und wird mit dem VisualAnalog zur schnellen Evaluierung der Leistungsfähigkeit von Hochgeschwindigkeits-ADCs verwendet. Benutzer können einen FFT für eine spezifische analoge Eingangs- und Verschlüsselungsrate zur Analyse von SRV-, SINAD- SFDR- und Oberschwingungsdaten anzeigen.Das ADC-Board ist leicht einzurichten. Zusätzliche benötigte Ausrüstung sind ein Analog Devices Hochgeschwindigkeits-ADC-Evaluierungsboard, eine Signal- und Taktquelle. Sobald das Kit angeschlossen und eingeschaltet ist, wird die Evaluierung auf dem PC sofort aktiviert.
Das ADC-Board ermöglicht aufgrund seines leistungsstarken und rekonfigurierbaren FPGA-Cores zahlreiche Erweiterungs- und Evaluierungsmöglichkeiten.
Microsoft .NET Framework 3.5 wird von Teilen dieses Programms benötigt und sollte installiert werden, wenn es nicht bereits auf dem Zielgerät installiert ist.
Merkmale
- 256 kB FIFO-Tiefe
- Unterstützt mehrere ADC-Kanäle über einen einzelnen FMC-HPC-Schnittstellen-Steckverbinder
- JESD-204B-Unterstützung für bis zu acht (8) 6,5-GBit/s-Lanes
- Paralleler Eingang bei SDR von 644 MSPS und DDR von 1,2 GSPS
- Zur Verwendung mit VisualAnalog®-Software
- Basiert auf dem Virtex-6-FPGA
- Einfache USB-Anschlussschnittstelle (2.0)
Weitere Ressourcen
Veröffentlichungsdatum: 2019-07-17
| Aktualisiert: 2025-01-29
