NXP Semiconductors PF5030 Ausfallsichere System-Basis-Chip-PMICs

Die ausfallsicheren System-Basis-Chip-PMICs PF5030 von NXP Semiconductors mit Mehrfach-Schaltnetzteilen (SMPS) und Low-Dropout-Reglern (LDO) sind für S32Z2/E2 Prozessoren ausgelegt. Durch die maximale Eingangsspannung von bis zu 5,25 V eignen sich die PF5030 PMICs ideal für den Betrieb mit NXP Frontsystem-Versorgungsfamilien (FS86, FS6x) oder einer anderen Front-Versorgung für den Markt für Kraftübertragungssysteme im Automobilbereich. Ein eingebauter One-Time-Programmable-Speicher (OTP) speichert die wichtigsten Startkonfigurationen. Dadurch kann die Anzahl der externen Komponenten, die in der Regel benötigt werden, um Ausgangsspannung und Sequenz von externen Reglern einzustellen, drastisch reduziert werden. Die Reglerparameter sind über den I2C nach der Inbetriebnahme einstellbar und bieten Flexibilität für verschiedene Systemzustände.

Merkmale

  • Spannung
    • 5,25 VDC maximale Betriebsspannung
    • Unterstützt Betriebsspannungsbereich bis 3,3 V
    • Low-Power-OFF-Modus mit niedrigem Ruhestrom (15 µA typisch)
  • Netzteile
    • BUCK1/2 Integrierter synchroner Niederspannungs-Abwärtswandler
      • Konfigurierbare Ausgangsspannung von 0,7 V bis 1,5 V und Strombelastbarkeit bis 3,5 ADC
      • Für mehrphasigen Betrieb bis 7,0 ADC geeignet
    • BUCK3 Integrierter synchroner Niederspannungs-Abwärtswandler
      • Konfigurierbare Ausgangsspannung von 1,0 V bis 4,1 V und Strombelastbarkeit bis 2,5 ADC
    • LDO1/2 Niederspannungs-LDO-Regler für MCU-I/O und Systemperipherie
      • Konfigurierbare Ausgangsspannung von 1,1 V bis 4,1 V und Strombelastbarkeit bis 400 mADC
  • Systemunterstützung:
    • 1 Eingangs-Pin für Einschalterkennung, mit 1,8 V, 3,3 V und 5,0 V kompatibel
    • Analoger Multiplexer mit voller Systemspannung und Temperaturüberwachung
    • Verbessertes Leader/Follower-Power-Up-Sequencing-Management durch XFAILB-Pin
    • 10 ms optionale RSTB-Freigabeverzögerung beim Einschalten für bestimmte MCU-Konformität
    • Gerätesteuerung über 32-Bit-I2C-Schnittstelle mit 8-Bit-CRC
  • Konformität
    • EMC Optimierungstechniken für Schaltregler, einschließlich der Frequenzspreizung und der manuellen Frequenzeinstellung
    • Die EMI-Robustheit unterstützt verschiedene EMI Prüfstandards der Automobilindustrie
    • IEC 61967-4 leitungsgebundene Emissionen
    • IEC 62132-4 leitungsgebundene Immunität
  • Funktionale Sicherheit
    • ASIL D-Fähigkeit auf Sicherheitsziel 1 (SG1/CSG _ 01) auf UV/OV für alle S32Z2/E2-Leistungsschienen (0,8 V, 1,1 V, 1,8 V und 3,3 V)
    • Konfigurierbare ASIL von QM bis ASIL D zum Sicherheitsziel 2 (SG2/CSG _ 02) auf der MCU-Überwachungsfunktion (Watchdog)
    • Unabhängige Schaltung zur Spannungsüberwachung
    • Bis zu 6 Spannungsüberwachungseingänge mit 1,0 % Ziel-Genauigkeit
    • Eingebauter logischer und analoger Selbsttest (LBIST/ABIST)
    • Sicherheitsausgänge mit latentem Defekt-Erkennungs-Mechanismus (PGOOD, RSTB, FS0B)
  • Bauform und Aktivierung:
    • 40-poliges QFN mit freiliegendem Pad für optimiertes Wärmemanagement
    • OTP-Programmierung für Geräteanpassung

Applikationen

  • Steuerungseinheiten für den elektrischen Antriebsstrang und die Leistungselektronik von Elektrofahrzeugen
  • In das Chassis integrierte Systeme
  • S32Z2/E2 Begleit-Chips

Vereinfachte Applikation

Applikations-Schaltungsdiagramm - NXP Semiconductors PF5030 Ausfallsichere System-Basis-Chip-PMICs

Blockdiagramm

Blockdiagramm - NXP Semiconductors PF5030 Ausfallsichere System-Basis-Chip-PMICs
Veröffentlichungsdatum: 2023-04-12 | Aktualisiert: 2024-11-12