Texas Instruments Texas Instruments LMK04816 Geräuscharmer Takt-Jitter-Reiniger

Der Texas Instruments LMK04816 geräuscharme Takt-Jitter-Reiniger ist der Taktkonditionierer mit der höchsten Leistung in der Branche. Es umfasst hervorragende Takt-Jitter-Reinigung, Erzeugung und Verteilung mit erweiterten Funktionen, um die Systemanforderungen der nächsten Generation zu erfüllen. Die Dual-Loop-PLLatinum™-Architektur ermöglicht 111fs RMS-Jitter (12kHz bis 20MHz) mit einem geräuscharmen VCXO-Modul oder sub-200fs RMS-Jitter (12kHz bis 20MHz) mit einem kostengünstigen externen Quarz und einer Kapazitätsdiode. Die Dual-Loop-Architektur besteht aus zwei Hochleistungs-Phasenregelschleifen (PLL), einer rauscharmen Quarzoszillatorschaltung und einem spannungsgesteuerten Hochleistungs-Oszillator (VCO). Die erste PLL (PLL1), die über eine geräuscharme Jitter-Reingungsfunktion verfügt. Während die zweite PLL (PLL2) die Takterzeugung ausführt.

Merkmale

  • Ultra-Low RMS Jitter performance
    • 100fs RMS Jitter (12kHz to 20MHz)
    • 123fs RMS Jitter (100Hz to 20MHz)
  • Dual Loop PLLatinum™ PLL architecture
    • PLL1
      • An integrated low-noise crystal oscillator circuit
      • Holdover mode when input clocks are lost
      • Automatic or manual triggering/recovery
    • PLL2
      • Normalized [1Hz] PLL noise floor of -227dBc/Hz
      • Phase detector rate up to 155MHz
      • OSCin frequency-doubler
      • Integrated low-noise VCO
  • 3 Redundant input clocks with LOS
    • Automatic and manual switch-over modes
  • 50% duty cycle output divides, 1 to 1045 (even and odd)
  • LVPECL, LVDS, or LVCMOS programmable outputs
  • Precision digital delay, fixed or dynamically adjustable
  • 25ps step analog delay control, up to 575ps.
  • 1/2 clock distribution period step digital delay, up to 522 steps
  • 13 differential outputs with up to 26 single-ended
    • Up to 5 VCXO/Crystal buffered outputs
  • Clock rates of up to 2600MHz
  • 0 delay mode
  • Three default clock outputs at power-up
  • Multi-mode: dual PLL, single PLL, and clock distribution
  • -40 to 85°C Industrial temperature range
  • 3.15V to 3.45V operation
  • Package: 64-Pin WQFN (9mm x 9mm x 0.8mm)

Applikationen

  • Data converter clocking / wireless infrastructure
  • Networking, SONET/SDH, DSLAM
  • Medical / Video / Military / Aerospace
  • Test and measurement

Functional Block Diagrams for Single-Loop Mode

Functional Block Diagrams for Dual-Loop Mode

Veröffentlichungsdatum: 2015-12-11 | Aktualisiert: 2022-03-11