Texas Instruments DS90UR916Q-Q1 FPD-Link II Deserializer
Der DS90UR916Q FPD-Link II Deserialisierer von Texas Instruments funktioniert mit dem DS90UR905Q FPD-Link II Serialisierer zusammen, um 24Bit digitale Videodaten über ein einzelnes Differenzialpaar zu liefern. Der TI DS90UR916Q Deserialisierer verfügt über Funktionen, die die Anzeigequalität verbessern. Das serielle Hochgeschwindigkeits-Busschema von FPD-Link II erleichtert die Systemkonstruktion durch die Eliminierung von Problemen mit dem Takt- und Datenversatz, reduziert die Anzahl von Kontaktanschlüssen, reduziert die Größe, das Gewicht und die Kosten der Verbindungen und erleichtert das PCB-Layout insgesamt. Zusätzlich wird zur Unterstützung der AC-gekoppelten Verbindungen eine integrierte DC-ausgeglichene Decodierung verwendet. Der DS90UR905Q Serialisierer integriert das Taktsignal, gleicht die Datennutzlast aus und überlagert die Signale zu Hochgeschwindigkeits-Niederspannungssignalgebung.The high speed serial bus scheme of FPD-Link II greatly eases system design by eliminating skew problems between clock and data, reduces the number of connector pins, reduces the interconnect size, weight, and cost, and overall eases PCB layout. In addition, internal DC balanced decoding is used to support AC-coupled interconnects. DS90UR905Q serializer embeds the clock, balances the data payload, and level shifts the signals to high-speed low voltage differential signaling.
The high speed serial bus scheme of FPD-Link II greatly eases system design by eliminating skew problems between clock and data, reduces the number of connector pins, reduces the interconnect size, weight, and cost, and overall eases PCB layout. In addition, internal DC balanced decoding is used to support AC-coupled interconnects. DS90UR905Q serializer embeds the clock, balances the data payload, and level shifts the signals to high-speed low voltage differential signaling.
Merkmale
- 5MHz-65MHz PCLK support (140Mbps-1.82Gbps)
- RGB888 + VS, HS, DE support
- Image enhancement - White balance LUTs and Adaptive Hi-FRC dithering
- AC coupled STP interconnect cable up to 10 meters
- @ Speed link BIST mode and reporting pin
- I2C compatible Serial Control Bus
- Power down mode minimizes power dissipation
- 1.8V or 3.3V compatible LVCMOS I/O interface
- Automotive grade product: AEC-Q100 Grade 2 qualified
- >8kV HBM and ISO 10605 ESD Rating
- FAST random data lock; no reference clock required
- Adjustable input receiver equalization
- LOCK (real time link status) reporting pin
- EMI minimization on output parallel bus (SSCG)
- Output Slew control (OS)
- Backward compatible mode for operation with older generation devices
Applikationen
- Automotive displays
- Navigation
- Entertainment
Block Diagram
