Texas Instruments CD4043B CMOS-Quad-3-Stufen-NOR-R/S-Verriegelungen
CD4043B CMOS-Quad-3-Stufen-NOR-R/S-Verriegelungen von Texas Instruments sind leistungsstarke Quad-RS-Verriegelungen, die für eine zuverlässige DatensSpeicherung und -steuerung in der digitalen Elektronik entwickelt wurden. Jede der vier Verriegelungen arbeitet unabhängig, so dass sie sich ideal für Applikationen eignen, die mehrere Datenhaltungspunkte erfordern. Mit 3-stufigen Ausgängen und Kompatibilität über verschiedene Spannungen bietet der CD4043B Flexibilität und Effizienz für kommerzielle und industrielle Designs gleichermaßen. Die CD4043B Verriegelungen bieten separate SET- und RESET-Eingänge für jede Verriegelung, NOR- und NAND-Konfigurationen sowie parametrische Evaluierungen für 5 V, 10 V und 15 V. Diese Verriegelungen erfüllen alle Anforderungen der vorläufigen JEDEC-Norm Nr. 13 B „Standardspezifikationen für die Beschreibung von CMOS-Bauteilen der ‚B‘-Baureihe“. Typische Applikationen umfassen Speicherelemente, Steuerungssysteme, Signalsynchronisierung und digitale Logikschaltungen.Merkmale
- Dreistufige Ausgänge mit gemeinsamer Ausgangsfreigabe
- Separate Set- und Reset-Eingänge für jede Verriegelung
- NOR- und NAND-Konfigurationen
- 5 V, 10 V und 15 V parametrische Nennwerte
- Standardisierte symmetrische Ausgangscharakteristik
- 100 % getestet auf Ruhestrom bei 20 V
- Maximaler Eingangsstrom von 1 µA bei 18 V über den gesamten Gehäuse-Temperaturbereich; 100 nA bei 18 V und 25 °C
- Rauschmarge (über den gesamten Gehäuse-Temperaturbereich):
- 1 V bei VDD = 5 V
- 2 V bei VDD = 10 V
- 2,5 V bei VDD = 15 V
- Erfüllt alle Anforderungen der vorläufigen JEDEC-Norm Nr. 13 B „Standardspezifikationen für die Beschreibung von CMOS-Bauteilen der ‚B‘-Baureihe“.
- Applikations-Halteregister in einem Mehrfachregistersystem
- Vier Bit unabhängiger Speicher mit Ausgangsfreigabe
- Strobed Register
- Allgemeine digitale Logikschaltung
- CD4043B für positive Logik-Systeme
- CD4044B für negative Logik-Systeme
Applikationen
- Speicherelemente
- Steuerungssysteme
- Signalsynchronisation
- Digitale Logikschaltungen
Veröffentlichungsdatum: 2025-09-12
| Aktualisiert: 2025-09-25
