Microchip Technology PCI11101 PCIe-Schalter mit USB 3,2 Host-Controller
Der Microchip Technology PCI11101 PCIe-Schalter mit USB 3.2 Host-Controller kombiniert einen USB 3.2 Gen 2 Host-Controller und eine programmierbare I/O. Der Microchip Technology PCI11101 verfügt über einen vorgeschalteten 4-Lane-Anschluss (4x8GT/s) und einen nachgeschalteten 2-Lane-Anschluss (2x8GT/s), um die Nachfrage nach PCIe-Subsystemen mit höherer Bandbreite in Embedded-Applikationen zu erfüllen. Das Bauteil ist für die GEN4-Konformität gemäß PCIe Revision 4.x-Spezifikationen zertifiziert und kann PCIe vorgeschaltete mit einer oder mehreren Leitungen für eine flexible Systemarchitektur liefern. Der PCI11101 gewährleistet die PCIe-Konformität von externen Schnittstellen bis hin zu Switching-Fabric und Endpoint-Controllern.Merkmale
- Integriertes PCI-Schaltgewebe
- Maximale Nutzdatengröße: 512 Byte
- Integrierte physikalische PCIe-Schnittstellen
- Vorgeschalteter 4-Lane-Anschluss (4 x 8 GT/s)
- Ermöglicht ein-, zwei- oder vierspurige Verbindungen
- 2-lane (2x8GT/s) nachgeschalteter Anschluss
- Integrierte physische Schnittstellen mit USB 3.2 Gen 2 (10 Gbit/s)
- Integrierter xHCI USB 3.2 Gen 2 (10 Gbps) USB-Host-Controller
- 10 Gbit/s Gen 2 PHY
- USB-HS/FS/LS-PHY
- Zwei externe Netzteile +3,3 V, +1,1 V
- Umfassende Leistungsmanagement-Funktionen
- PCIe 3.1 Niedrigstrom-Sub-States (LPSS) L2 (mit Hilfsstromversorgung)
- Leistung und I/O
- Integrierte Einschalt-Reset-Schaltung mit konfigurierbarem Unter-/Überspannungsschutz
- Latch-up-Leistung übertrifft 150 mA gemäß EIA/JESD78, Klasse II
- ESD-Leistung gemäß JEDEC Klasse 3 A
- UARTs
- RS232/RS485
- Automatische Richtungssteuerung
- Standard- und erweiterte Geschwindigkeitsunterstützung
- Grundlegende oder umfassende Signalunterstützung
- Zusätzliche Merkmale
- Multifunktions-GPIOs
- Programmierbarer pin-multiplexer
- Fähigkeit zur Verwendung eines kostengünstigen 25 MHz Quarzes oder Taktgebers für eine reduzierte BOM
- SPI-Peripherieschnittstelle
- SMBus Zielschnittstelle
- SMBus-controller-Schnittstelle
- PVT-Sensor
- JTAG-TAP
- Verpackung
- Bleifreies RoHS-konformes 132-Pin-DRQFN-Gehäuse
- Umweltschutz
- Erhältlich in gewerblichen und industriellen Ausführungen
Applikationen
- Mathematik-offload
- Vision intelligence/Kameras/machine vision
- Server mit NG BMC und ohne PCH
Blockdiagramm
Veröffentlichungsdatum: 2023-09-15
| Aktualisiert: 2024-01-23
