Microchip Technology PCI11101 PCIe-Schalter mit USB 3,2 Host-Controller

Der PCI11101 PCIe-Schalter mit USB 3.2 Host-Controller  von Microchip Technology  kombiniert einen USB 3.2 Gen 2 Host-Controller und programmierbare I/O. Der PCI11101 von Microchip Technology  verfügt über einen 4-spurigen (4x8 GT/s) Upstream-Port und einen 2-spurigen (2x8 GT/s)-Downstream-Port, um den Bedarf an PCIe-Subsystemen mit höherer Bandbreite in eingebetteten Applikationen zu erfüllen. Das Bauteil ist für GEN4-Konformität gemäß PCIe-Revision 4.x-Spezifikationen zertifiziert und kann PCIe-Upstream über eine oder mehrere Lanes für eine flexible Systemarchitektur bereitstellen. Der PCI11101 gewährleistet die PCIe-Konformität von externen Schnittstellen bis hin zu Switching-Fabric und Endpoint-Controllern.

Merkmale

  • Integrierte PCI-Schaltstruktur
    • Maximale Nutzdatengröße: 512 Byte
  • Integrierte physikalische PCIe-Schnittstellen
    • Vorgeschalteter 4-Lane-Anschluss (4 x 8 GT/s)
    • Ermöglicht ein-, zwei- oder vierspurige Verbindungen
    • 2-lane (2x8GT/s) nachgeschalteter Anschluss
  • Integrierte physische Schnittstellen mit USB 3.2 Gen 2 (10 Gbit/s)
  • Integrierter xHCI USB 3.2 Gen 2 (10 GBit/s) USB-Host-Controller
    • 10 Gbit/s Gen 2 PHY
    • USB-HS/FS/LS-PHY
  • Zwei externe Netzteile +3,3 V, +1,1 V
  • Umfassende Leistungsmanagement-Funktionen
    • PCIe 3.1 Low Power Sub States (LPSS) L2 (mit Hilfsstromversorgung)
  • Leistung und I/O
    • Integrierte Einschalt-reset-Schaltung mit konfigurierbarem Unter-/Überspannungsschutz
    • Latch-up-Leistung übertrifft 150 mA gemäß EIA/JESD78, Klasse II
    • ESD-Leistung gemäß JEDEC Klasse 3 A
  • UARTs
    • RS232/RS485
    • Automatische Richtungssteuerung
    • Standard- und erweiterte Geschwindigkeitsunterstützung
    • Grundlegende oder umfassende Signalunterstützung
  • Zusätzliche Funktionen
    • Multifunktions-GPIOs
    • Programmierbarer pin-multiplexer
    • Möglichkeit zur Verwendung eines kostengünstigen 25-MHz-Quarzes oder -Taktgebers für eine geringere BOM
    • SPI-Peripherieschnittstelle
    • SMBus Zielschnittstelle
    • SMBus-controller-Schnittstelle
    • PVT-Sensor
    • JTAG-TAP
  • Gehäuse
    • Bleifreies RoHS-konformes 132-Pin-DRQFN-Gehäuse
  • Umwelt
    • Erhältlich in gewerblichen und industriellen Ausführungen

Applikationen

  • Mathematik-offload
  • Vision intelligence/Kameras/machine vision
  • Server mit NG BMC und ohne PCH

Blockdiagramm

Blockdiagramm - Microchip Technology PCI11101 PCIe-Schalter mit USB 3,2 Host-Controller
Veröffentlichungsdatum: 2023-09-15 | Aktualisiert: 2026-03-12