Lattice Semiconductor iCE40-Baureihe MobileFPGA-Produktfamilie
Die iCE40-Baureihe MobileFPGA-Produktfamilie von Lattice Semiconductor enthält extrem stromsparende Bauteile mit einer flexiblen Logik-Architektur. Diese FPGAs umfassen fünf Bauteile mit Dichten von 384 bis 7.680 LUTs (Look-Up-Tabellen, LUTs) für die LM-, LP- und HX-Baureihen und 2.800 oder 5.280 LUTs für die UltraPlus-Baureihe. Diese Bauteile verfügen über einen Embedded-Block-RAM (EBR), einen nichtflüchtigen Konfigurationsspeicher (NVCM) und Phasenregelschleifen (PLLs).Merkmale
- iCE40-LP/-HX/-LM:
- Erhältlich in drei Baureihen mit LUTs von 384 bis 7.680:
- Stromsparend (LP), stromsparend mit Embedded-IP (LM) und hohe Leistungsfähigkeit (HX).
- Integrierte Hart-I2C- und SPI-Cores, die eine flexible Bauteilkonfigurationen über SPI ermöglichen
- Passen das bevorzugte Display an den Applikationsprozessor mit Schnittstellen, wie z. B. RGB, 7:1-LVDS und MIP DPI/DBI an.
- Bildsensoren können durch die Implementierung flexibler Brücken, die gängige Schnittstellen, wie z. B. HiSPi, subLVDS, LVDS und parallele LVCMOS unterstützen, aus verschiedenen Quellen bezogen werden.
- Bis zu 128 KBits sysMEM™-Embedded-Block-RAM
- Große Auswahl von BGAs mit einem Rastermaß von 0,35 mm bis 0,4 mm passen in platzbeschränkte Applikationen
- Erhältlich in drei Baureihen mit LUTs von 384 bis 7.680:
- iCE40-UltraPlus:
- Flexible Logikarchitektur mit 2.800 oder 5.280 LTUs mit vier Eingängen, anpassbaren I/Os, bis zu 80 KBits Embedded Speicher
- Extrem stromsparendes fortschrittliches Verfahren mit Schlafstrom so niedrig wie 75 uA und 1 mA bis zu einem aktiven Strom von 10 mA für die meisten Applikationen
- Hochleistungs-Signalverarbeitung mit DSP-Blöcken mit Vervielfältigungs- und Akkumulationsfunktionen
- Weiche neuronale Netzwerk-IPs und Compiler für flexibles Maschinenlernen/KI-Implementierung
- FPGA-Designtools, Demos und Referenzdesigns zum schnellen Einstieg in Designs
Veröffentlichungsdatum: 2019-04-03
| Aktualisiert: 2023-04-13
