AMD / Xilinx Spartan™ UltraScale+™ FPGA SCU35 Evaluierungskit

Das AMD/Xilinx Evaluierungskit Spartan™ UltraScale+™ FPGA SCU35 bietet eine große Auswahl an Sensoren und Schnittstellenoptionen für verschiedene Applikationen. Dieses Evaluierungskit umfasst verschiedene Optionen für die Anschlussfähigkeit, Software-Tools und Beispieldesigns, um die Entwicklung von Applikationen für verschiedene Märkte zu beschleunigen. Das Evaluierungskit Spartan™ UltraScale+™ FPGA SCU35 ist sehr zugänglich und sofort einsatzbereit für Entwickler mit unterschiedlicher Erfahrung in der FPGA-Entwicklung. Dieses Evaluierungskit bietet die Flexibilität, Multi-Sensor-Konfigurationen zu verbinden und zu prüfen, den Stromverbrauch zu überwachen und Sicherheitsfunktionen für einen robusten Schutz zu nutzen. Das SCU35-Evaluierungskit beinhaltet das Spartan UltraScale+ SU35P-Bauteil, das für I/O-Erweiterungs- und Board-Management-Applikationen optimiert ist. Zu den typischen Applikationen zählen Industrie, kabelgebundene und drahtlose Netzwerke, Medizintechnik und Rechenzentren.

Merkmale

  • Hohe I/O-Leistung und geringe Leistungsaufnahme
  • Sicherheit auf dem neuesten Stand der Technik
  • 2 x Mikroe Click-Ports und 1 x SYZYGY (HSIO)-Steckverbinder
  • Arduino Shield I/O-Erweiterungsschnittstelle
  • 4 x Pmods und 2 x Raspberry Pi HAT I/O-Erweiterungsschnittstellen
  • 1x MII 10/100 Ethernet-Netzwerkanschluss mit RJ-45-Steckverbinder
  • HyperRAM-Speicher (64 Mb)

Applikationen

  • Industrie:
    • Fabrikautomatisierung
    • Robotik
    • IIoT Gateway- und Edge-Applikationen
    • Smart City und intelligente Stromnetze
  • Medizintechnik:
    • Intelligente Patientenüberwachung
    • Robotergestützte Chirurgie
  • Kabelgebunden und drahtlos:
    • 4G und 5G Drahtlosinfrastruktur
    • Board-Controller
    • Zugangsnetzwerk und Anschlussfähigkeit
  • Rechenzentrum:
    • Regler für das Board-Management
    • Hyperscale-Speicherlösungen

Technische Daten

  • 36.000 System-Logikzellen
  • 33.000 CLB-Flip-Flops
  • 16.000 CLB-LUTs
  • 48 DSP-Slices
  • 1,93 MB Gesamtspeicher auf dem Chip
  • 2 Clock Management Tiles (CMTs)
  • 304 maximale Gesamt-I/O
  • Plattformmanagement-Regler-Sicherheit
  • ADP-65JW YEA 65 W (20 V) USB-C-kompatibler Wandadapter (nicht im Kit enthalten)

Videos

Platinenübersicht

AMD / Xilinx Spartan™ UltraScale+™ FPGA SCU35 Evaluierungskit

Blockdiagramm

Blockdiagramm - AMD / Xilinx Spartan™ UltraScale+™ FPGA SCU35 Evaluierungskit
Veröffentlichungsdatum: 2026-01-05 | Aktualisiert: 2026-02-19