Analog Devices Inc. 4T2R-HF-Transmitter/Beobachtungsempfänger AD9986
Der direkte 4T2R-HF-Transmitter und Beobachtungsempfänger AD9986 von Analog Devices Inc. ist ein hochintegriertes Bauteil mit einem 16-Bit-HF-DAC-Core mit einer maximalen Abtastrate von 12 GS/s und einem 12-Bit-HF-ADC-Core mit einer Abtastrate von 6 GS/s. Der AD9986 bietet vier Senderkanäle und zwei Empfängerkanäle mit Konfigurationen von vier Sendern und zwei Empfängern (4T2R).Der direkte 4T2R-HF-Transmitter und Beobachtungsempfänger AD9986 ist für Senderapplikationen mit 2 und 4 Antennen ausgelegt, die einen Beobachtungsempfängerpfad mit großer Bandbreite für die digitale Vorverzerrung erfordern. Der AD9986 bietet eine komplexe Sende- und Empfangsdatenrate von bis zu 6 GS/s in einem Einkanalmodus. Das Bauteil unterstützt eine maximale Funkkanalbandbreite von 1,2 GHz und 2,4 GHz für die Sende- bzw. Empfangspfade (4T2R). Der AD9986 verfügt über einen seriellen 24,75-GBit/s-JESD20C- oder 15,5-GBit/s-JESD204B-Datenanschluss mit 16 Spuren, einen On-Chip-Taktvervielfacher und eine digitale Signalverarbeitungsfunktion (DSP). Diese Funktionen sind für Breitband oder Multiband, direkt zu den HF-Funkapplikationen ausgelegt.
Der HF-Transmitter und Beobachtungsempfänger AD9986 ist in einem 324-Ball-BGA-Gehäuse von 15 mm × 15 mm mit einem Rastermaß von 0,8 mm verfügbar.
Merkmale
- Flexibles, rekonfigurierbares gängiges Funkplattform-Design
- Sender-/Empfängerkanal-Bandbreite von bis zu 1,2 GHz/2,4 GHz (4T2R)
- HF-DAC/HF-ADC-HF-Frequenzbereich von bis zu 7,5 GHz
- On-Chip-PLL mit Multichip-Synchronisierung
- Externe RFCLK-Eingangsoption
- Vielseitige digitale Funktionen
- Konfigurierbare digitale Auf-/Abwärts-Umwandlung (DDC und DUC)
- 8 feine komplexe DUCs und 4 grobe komplexe DUCs
- 8 feine komplexe DDCs und 4 grobe komplexe DDCs, 2 sind unabhängig
- 48-Bit-NCO pro DUC/DDC
- Konfigurierbare digitale Auf-/Abwärts-Umwandlung (DDC und DUC)
- Programmierbarer 192-Tap-PFIR-Filter für Empfangsentzerrung
- Unterstützt vier verschiedene Profileinstellungen, die über GPIO geladen werden
- Unterstützung für Empfangs-AGC
- Schnelle Erkennung mit niedriger Latenz für eine schnelle AGC-Steuerung
- Signalüberwachung für langsame AGC-Steuerung
- Dedizierte AGC-Support-Pins
- Unterstützung für Sende-DPD
- Programmierbare Verzögerung und Gain pro Übertragungs-Datenpfad
- Grobe DDC-Verzögerungsanpassung für DPD-Beobachtungspfad
- Hilfsfunktionen
- Nachgeschaltete Schutzschaltung für Leistungsverstärker
- On-Chip-Temperaturüberwachungseinheit
- Programmierbare GPIO-Pins, die verschiedene Benutzerkonfigurationen unterstützen
- ADC-Takttreiber mit wählbaren Teilungsverhältnissen
- TDD-Stromsparoption und gemeinsame ADCs
- JESD204B-/JESD204C-SERDES-Schnittstelle, 16 Leitungen von bis zu 24,75 GBit/s
- 8 Spuren pro DAC und ADC
- JESD204B ist kompatibel mit einer maximalen Spurrate von 15,5 GBit/s
- JESD204C ist kompatibel mit einer maximalen Spurrate von 24,75 GBit/s
- Unterstützt reale oder komplexe digitale Daten (8-Bit, 12-Bit, 16-Bit oder 24-Bit)
- 324-Ball-BGA von 15 mm x 15 mm mit einem Rastermaß von 0,8 mm
Applikationen
- Drahtlose Kommunikationsinfrastruktur
- W-CDMA, LTE, LTE-A, Massive-MIMO
- Mikrowellen-Punkt-zu-Punkt, E-Band und 5G-mmWave
- Breitband-Kommunikationssysteme
- DOCSIS 3.1 und 4.0 CMTS
- Test- und Messsysteme für die Kommunikation
Blockdiagramm
