Analog Devices Inc. AD9209 12-Bit-4GSPS-Quad-ADC

Der AD9209 Quad 12-Bit 4GSPS Analog-Digital-Wandler (ADC) von Analog Devices Inc verfügt über einen On-Chip-Breitbandpuffer mit Überlastschutz. Dieses Bauteil unterstützt Applikationen, die eine direkte Abtastung von Breitbandsignalen von bis zu 8 GHz ermöglichen. Zur Erzeugung des ADC-Abtasttakts steht ein PLL-Taktsynthesizer mit geringem Phasenrauschen auf dem Chip zur Verfügung. Diese Funktion vereinfacht die Verteilung eines Hochfrequenz-Taktsignals auf der Leiterplatte (PCB). Zur Übertragung des ADC-Abtasttakts an andere Bauteile steht ein Taktausgangspuffer zur Verfügung.

Die Vierfach-ADC-Kerne des AD9209 haben bessere Codefehlerraten (CER) als 1 × 10-20. Niedrige Latenz, digitale Überwachung und schnelle Erkennung sind für AGC-Zwecke verfügbar. Für die digitale Filterung und/oder Entzerrung steht ein flexibler programmierbarer Filter mit 192 Anschlüssen und endlicher Impulsantwort (PFIR) zur Verfügung. Die Fractional-Delay-Blöcke und die programmierbare Ganzzahl unterstützen die Kompensation von Analog-Delay-Fehlanpassungen.

Der digitale Signalverarbeitungsblock (DSP) besteht aus vier feinen DDCs und zwei groben digitalen Abwärtswandlern (DDCs) pro ADC-Paar. Jeder ADC kann mit einer oder zwei Haupt-DDC-Stufen arbeiten und unterstützt Multiband-Applikationen. Die vier zusätzlichen feinen DDC-Stufen sind verfügbar, um bis zu vier Bänder pro ADC zu unterstützen. Die 48-Bit-Oszillatoren (NCOs), die mit jedem DDC verbunden sind, unterstützen Fast Frequency Hopping (FFH) und halten die Synchronisation mit bis zu 16 eindeutigen Frequenzzuweisungen aufrecht, die über den Allzweck-Eingang und die serielle Schnittstelle (SPI) oder die Ausgangspins (GPIOx) ausgewählt werden.

Der AD9209 von Analog Devices Inc. unterstützt einen oder zwei JTx-Links, die entweder für den Betrieb in der JESD204B- oder JESD204C-Subklasse konfiguriert werden können, was unterschiedliche Datenpfad-Konfigurationen für jeden ADC ermöglicht. Die Synchronisation mehrerer Geräte wird durch die SYSREF±-Eingangsstifte unterstützt.

Merkmale

  • Flexibles und rekonfigurierbares gemeinsames Plattformdesign
    • Unterstützt Einzel-, Dual- und Quad-Band
    • Datenpfade und DSP-Blöcke sind vollständig umgehbar
    • On-Chip-PLL mit Multichip-Synchronisierung
      • Eine externe HF-Takteingangsoption für Off-Chip-PLL
      • Unterstützt Takteingangsfrequenzen bis zu 12 GHz
  • AC-Leistung des ADC bei 4 GS/s
    • Differenzielle Eingangsspannung: 1,4 Vs-s
    • Rauschdichte: -151,5 dBFS/Hz
    • HD2: -69 dBFS bei 2,7 GHz (AIN bei -1 dBFS)
    • HD3: -76 dBFS bei 2,7 GHz (AIN bei -1 dBFS)
    • Höchste andere (ohne HD2 und HD3): -79 dBFS bei 2,7 GHz
  • Vielseitige digitale Funktionen
    • Wählbare Dezimierungsfilter
    • Konfigurierbare DDCs
      • Acht feinkomplexe DDCs und vier grobkomplexe DDCs
      • 48-Bit-NCO pro DDC
    • Programmierbarer 192-Tap-PFIR-Filter für Empfangsentzerrung
      • Unterstützt vier verschiedene Profileinstellungen, die über GPIO geladen werden
    • Programmierbare Verzögerung pro Datenpfad
    • Unterstützung für Empfangs-AGC
      • Eine schnelle Detektion mit geringer Latenz für eine schnelle AGC-Steuerung
      • Signalüberwachung für langsame AGC-Steuerung
      • Enthält spezielle AGC-Unterstützungs-Pins
  • Maximale ADC-Abtastrate von 4 GS/s
    • Maximale Datenrate von bis zu 4 GS/s mit JESD204C
    • 8 GHz analoge Eingangsbandbreite (-3 dB)
  • Hilfsfunktionen
    • Phasenkohärentes schnelles Frequenzsprungverfahren
    • ADC-Takttreiber mit wählbaren Teilungsverhältnissen
    • Eine On-Chip-Temperaturüberwachungseinheit
    • Flexible GPIOx-Pins
  • SERDES JESD204B/JESD204C Schnittstelle, mit acht Leitungen bis zu 24,75 Gbps
    • Acht Leitungen pro ADCs
    • Acht Leitungen JESD204B/JESD204C Tx (JTx)
    • Unterstützt reale oder komplexe digitale Daten (8-, 12-, 16- oder 24-Bit)
  • 324-Ball-BGA von 15 mm x 15 mm mit einem Rastermaß von 0,8 mm

Applikationen

  • Drahtlose Kommunikationsinfrastruktur
  • Mikrowellen-Punkt-zu-Punkt, E-Band und 5G-mmWave
  • Breitband-Kommunikationssysteme
  • DOCSIS 3.1 und 4.0 CMTS
  • Phased-Array-Radar und elektronische Kriegsführung
  • Elektronische Prüf- und Messsysteme

Funktionales Blockdiagramm

Blockdiagramm - Analog Devices Inc. AD9209 12-Bit-4GSPS-Quad-ADC
Veröffentlichungsdatum: 2022-07-14 | Aktualisiert: 2022-08-08