Lattice Semiconductor CrossLink™ Programmierbare Videoüberbrückungs-ICs
Lattice CrossLink™ Programmierbare Videoüberbrückungs-ICs unterstützen eine große Auswahl von Protokollen und Schnittstellen für mobile Bildsensoren und Displays. Das Bauteil basiert auf der mobilen 40-nm-FPGA-Technologie von Lattice. Es kombiniert die extreme Flexibilität eines FPGAs mit dem geringen Stromverbrauch, den geringen Kosten und dem kleinen Footprint eines ASICs. Das CrossLink unterstützt Videoschnittstellen, einschließlich MIPI® DPI, MIPI DBI, CMOS-Kamera- und Display-Schnittstellen, OpenLDI, FPD-Link, FLATLINK, MIPI D-PHY, MIPI CSI-2, MIPI DSI, SLVS200, SubLVDS, HiSPi und viele mehr. Lattice bietet viele vorgefertigte IP-Module (geistiges Eigentum) für CrossLink. Durch die Verwendung dieser konfigurierbaren Softcore-IPs als standardisierte Blöcke können Designer sich auf die einzigartigen Aspekte ihres Design konzentrieren und somit ihre Produktivität steigern.Merkmale
- Extrem geringer Stromverbrauch
- Unterstützung für Schlafmodus
- Normalbetrieb von 5 mW bis 150 mW
- Gehäuse mit extrem kleinem Footprint
- 36-Ball-WLCSP (6 mm2)
- 64-Ball-ucfBGA (12 mm2)
- 80-Ball-ctfBGA (42 mm2)
- 80-Ball-ckfBGA (49 mm2)
- 81-Ball-csfBGA (20 mm2)
- Programmierbare Architektur
- 5.936 LUTs
- 180 Kb Block-RAM
- 47 Kb Verteilter RAM
- Zwei gehärtete 4-Spur-MIPI-D-PHY-Schnittstellen
- Senden und Empfangen
- 6 GBit/s pro D-PHY-Schnittstelle
- Programmierbarer quellensynchroner I/O
- MIPI D-PHY Rx, LVDS Rx, LVDS Tx, SubLVDS Rx, SLVS200 Rx und HiSPi Rx
- Bis zu 1.200 MBit/s pro I/O
- Vier Hochgeschwindigkeits-Takteingänge
- Programmierbarer CMOS-I/O
- LVTTL und LVCMOS
- 3,3 V, 2,5 V, 1,8 V und 1,2 V (Ausgänge)
- LVCMOS-Differential-Ausgänge
- LVTTL und LVCMOS
- Flexible Bauteilkonfiguration
- Einmal programmierbarer (OTP) nichtflüchtiger Konfigurationsspeicher (NVM)
- Master-SPI-Boot von externem Flash
- Dual-Image-Booting unterstützt
- I2C-Programmierung
- SPI-Programmierung
- TransFR™-I/O für einfache Feldaktualisierungen
- Verbesserte Unterstützung auf Systemebene
- Logikanalysator-Anzeige
- TraceID für Systemverfolgung
- Gehärterter On-Chip-I2C-Block
- Applikationsbeispiele
- Dual-MIPI-CSI-2 zu einzelner MIPI-CSI-2-Aggregation
- Quad-MIPI-CSI-2 zu einzelner MIPI-CSI-2-Aggregation
- Einzelner MIPI-DSI zu einzelnem MIPI-DSI-Repeater
- Einzelner MIPI-CSI-2 zu einzelnem MIPI-CSI-2-Repeater
- Einzelner MIPI-DSI zu Dual-MIPI-DSI-Splitter
- Einzelner MIPI-CSI-2 zu Dual-MIPI-CSI-2-Splitter
- MIPI-DSI zu OpenLDI-/FPD-Link-/LVDS-Umsetzer
- OpenLDI/FPD-Link/LVDS zu MIPI-DSI-Umsetzer
- MIPI-DSI/CSI-2 zu CMOS-Umsetzer
- CMOS zu MIPI-DSI-/CSI-2-Umsetzer
- SubLVDS zu MIPI-CSI-2-Umsetzer
Applikationen
- Bildsensoren
- Displays
- FAS
Blockdiagramm
Videos
Veröffentlichungsdatum: 2019-10-23
| Aktualisiert: 2025-07-01
