10AS066K2F35I2LG

Altera
989-10AS066K2F35I2LG
10AS066K2F35I2LG

Herst.:

Beschreibung:
FPGA – Universalschaltkreis

ECAD Model:
Den kostenlosen Library Loader herunterladen, um diese Datei für Ihr ECAD Tool zu konvertieren. Weitere Infos zu ECAD-Modell.
Für den Export dieses Produkts aus den USA ist möglicherweise zusätzliche Dokumentation erforderlich.

Verfügbarkeit

Lagerbestand:
Nicht auf Lager
Lieferzeit ab Hersteller:
24 Wochen Geschätzte Produktionszeit des Werks.
Minimum: 3   Vielfache: 1
Stückpreis:
CHF -.--
Erw. Preis:
CHF -.--
Vorauss. Zolltarif:
Dieses Produkt wird KOSTENLOS versandt

Preis (CHF)

Menge Stückpreis
Erw. Preis
CHF 6 215.53 CHF 18 646.59

Produktattribut Attributwert Attribut auswählen
Altera
Produktkategorie: FPGA – Universalschaltkreis
Versandbeschränkungen:
 Für den Export dieses Produkts aus den USA ist möglicherweise zusätzliche Dokumentation erforderlich.
RoHS:  
Arria 10 SX 660
660000 LE
251680 ALM
41.62 Mbit
696 I/O
870 mV
980 mV
- 40 C
+ 100 C
17.4 Gb/s
36 Transceiver
SMD/SMT
FBGA-1152
Tray
Marke: Altera
Maximale Betriebsfrequenz: 1.5 GHz
Feuchtigkeitsempfindlich: Yes
Betriebsversorgungsspannung: 950 mV
Produkt-Typ: SoC FPGA
Verpackung ab Werk: 1
Unterkategorie: Programmable Logic ICs
Handelsname: Arria 10 SoC
Artikel # Aliases: 965102
Produkte gefunden:
Um ähnliche Produkte anzuzeigen, wählen Sie mindestens ein Kontrollkästchen aus
Um ähnliche Produkte in dieser Kategorie anzuzeigen, wählen Sie mindestens ein Kontrollkästchen oben aus.
Ausgewählte Attribute: 0

Für diese Funktionalität ist die Aktivierung von JavaScript erforderlich.

CNHTS:
8542319090
CAHTS:
8542390000
USHTS:
8542310060
JPHTS:
854239099
TARIC:
8542399000
MXHTS:
8542399901
ECCN:
3A001.a.7.a

Arria® 10 SX SoC-FPGAs

Das Altera Arria® 10 SX SoC, Teil des mittleren Produktportfolios von Altera verfügt über ein Embedded-Hart-Prozessor-Subsystem (HPS) und basiert auf einem ARM® Cortex®-A9-Dual-Core mit Peripherie. Diese FPGAs bieten außerdem Unterstützung für bis zu 48 Vollduplex-Transceiver-I/Os, wobei Datenraten von 17,4 GBit/s für die Chip-zu-Chip-Kommunikation und die Backplane-Konnektivität von 12,5 GBit/s erreicht werden. Die unterstützte Dichte der Logikschaltung beträgt bis zu 660 K äquivalente Logikelemente (LEs).