AD9546 Digitalisierter Dual-DPLL-Taktsynchronisator

Der Analog Devices Inc. AD9546 digitalisierte Dual-DPLL-Taktsynchronisator kombiniert eine digitalisierte Takttechnologie, die Taktsignale in Systemen überträgt und verteilt. Die digitalisierte Taktung auf dem AD9546 ermöglicht das Design von flexiblen und skalierbaren Takttransportsystemen mit gut geregelter Phasenausrichtung (Zeit). Der AD9546 eignet sich hervorragend für das Design von Netzwerkanlagen, welche die Synchronisierungsanforderungen für IEEE® 1588™ Grenztakte gemäß ITU-T G.8273.2 Klasse D erfüllen müssen. Darüber hinaus ist die digitalisierte Taktung auch in Applikationen relevant, die den genauen Transport von Frequenz und Phase zu mehreren Nutzungs-Endpunkten erfordern, wie z. B. die Verteilung von synchronisierten Systemreferenztakten (SYSREF) auf ein Array von ADC-Kanälen.

Ergebnisse: 2
Auswählen Bild Teile-Nr. Herst. Beschreibung Datenblatt Verfügbarkeit Preis (CHF) Ergebnisse in der Tabelle nach dem Einheitspreis bei Ihrer Menge filtern. Menge RoHS ECAD Model Anzahl der Ausgänge Max. Ausgangsfrequenz Ausgangsstufe Eingabestufe Verpackung/Gehäuse Versorgungsspannung - Min. Versorgungsspannung - Max. Minimale Betriebstemperatur Maximale Betriebstemperatur Montageart Verpackung
Analog Devices Clock-Synthesizer / Jitter-Reiniger Dual DPLL Digitized Clock Synchronizer 636Auf Lager
Min.: 1
Mult.: 1

10 Output 500 MHz CML, HCSL, LVDS Differential, Single-Ended LFCSP-48 1.7 V 1.89 V - 40 C + 85 C SMD/SMT Tray
Analog Devices Clock-Synthesizer / Jitter-Reiniger Jitter clean +/PPS + Small Cell Clock Nicht-auf-Lager-Vorlaufzeit 10 Wochen
Min.: 750
Mult.: 750
Rolle: 750

10 Output 500 MHz CML, HCSL, LVDS Differential, Single-Ended LFCSP-48 1.7 V 1.89 V - 40 C + 85 C SMD/SMT Reel