MT46V32M16P-5B:J

Micron
340-122552-TRAY
MT46V32M16P-5B:J

Herst.:

Beschreibung:
DRAM DDR 512Mbit 16 66/66TSOP 1 CT

Lebenszyklus:
Status beim Hersteller bestätigen:
Informationen über den Produktlebenszyklus sind nicht eindeutig. Holen Sie ein Angebot ein, um die Verfügbarkeit dieser Teilenummer vom Hersteller zu bestätigen.
ECAD Model:
Den kostenlosen Library Loader herunterladen, um diese Datei für Ihr ECAD Tool zu konvertieren. Weitere Infos zu ECAD-Modell.

Auf Lager: 4 845

Lagerbestand:
4 845
sofort lieferbar
Auf Bestellung:
1 080
erwartet ab 06.03.2026
Lieferzeit ab Hersteller:
53
Wochen Geschätzte Produktionszeit des Werks für Mengen, die größer als angezeigt sind.
Bestellmengen größer als 5925 können einer Mindestbestellmenge unterliegen.
Lange Lieferzeit für dieses Produkt.
Minimum: 1   Vielfache: 1   Maximal: 4320
Stückpreis:
CHF -.--
Erw. Preis:
CHF -.--
Vorauss. Zolltarif:

Preis (CHF)

Menge Stückpreis
Erw. Preis
CHF 5.48 CHF 5.48
CHF 5.11 CHF 51.10
CHF 4.95 CHF 123.75
CHF 4.83 CHF 241.50
CHF 4.72 CHF 472.00
CHF 4.66 CHF 1 165.00

Produktattribut Attributwert Attribut auswählen
Micron Technology
Produktkategorie: DRAM
RoHS:  
SDRAM - DDR
512 Mbit
16 bit
200 MHz
TSOP-66
32 M x 16
700 ps
2.5 V
2.7 V
0 C
+ 70 C
MT46V
Tray
Marke: Micron
Feuchtigkeitsempfindlich: Yes
Montageart: SMD/SMT
Produkt-Typ: DRAM
Verpackung ab Werk: 1080
Unterkategorie: Memory & Data Storage
Versorgungsstrom - Max.: 85 mA
Gewicht pro Stück: 8.396 g
Produkte gefunden:
Um ähnliche Produkte anzuzeigen, wählen Sie mindestens ein Kontrollkästchen aus
Um ähnliche Produkte in dieser Kategorie anzuzeigen, wählen Sie mindestens ein Kontrollkästchen oben aus.
Ausgewählte Attribute: 0

                        
The factory is currently not accepting orders for this product.

Für diese Funktionalität ist die Aktivierung von JavaScript erforderlich.

CNHTS:
8542329010
CAHTS:
8542320020
USHTS:
8542320028
MXHTS:
8542320299
ECCN:
EAR99

DDR-SDRAM

Der Micron DDR-SDRAM ist eine revolutionäre und bahnbrechende Technologie, die es Applikationen ermöglicht, Daten über die aufsteigenden und absteigenden Flanken eines Taktsignals zu übertragen. Dies verdoppelt die Bandbreite und verbessert die Leistung über SDR-SDRAM. Um diesen Funktionsumfang zu erreichen, verwendet Micron eine 2n-Prefetch-Architektur, bei der der interne Datenbus doppelt so groß ist wie der externe Datenbus, so dass die Datenerfassung zwei Mal pro Taktzyklus erfolgen kann.