Analog Devices Inc. ADSP-SC598 Dual-SHARC + ® Digitale Signalprozessoren
Die digitalen Signalprozessoren (DSPs) ADSP-SC598 Dual-SHARC+® von Analog Devices verfügen über einen integrierten Arm® -Cortex-A55 mit bis zu 1,2 GHz. Der A55-Prozessor mit FPU- und Neon® -DSP-Erweiterungen verarbeitet zusätzliche Echtzeit-Verarbeitungsaufgaben und verwaltet Peripheriegeräte, die zur Verbindung mit zeitkritischen Daten in Audioapplikationen verwendet werden. Diese Schnittstellen umfassen Gigabit-Ethernet, USB-Hochgeschwindigkeit, CAN-FD und verschiedene weitere Konnektivitätsoptionen für ein flexibles und vereinfachtes Systemdesign.Die ADSP-SC598 SHARC-Prozessoren verfügen über die Super-Harvard-Architektur von Analog Devices. Diese 32-Bit-/40-Bit-/64-Bit-Fließkomma-Prozessoren sind für leistungsstarke Audio-/Fließkomma-Applikationen mit großem On-Chip-SRAM (Static Random Access Memory), mehreren internen Bussen, die Ein-/Ausgangs-Engpässe (I/O) beseitigen, und innovativen digitalen Audio-Schnittstellen (DAI) optimiert. Der SHARC+-Core enthält Cache-Erweiterungen und Branch-Vorhersage, während gleichzeitig die Befehlssatz-Kompatibilität mit früheren SHARC-Produkten aufrechterhalten wird.
Durch die Integration eines umfangreichen Satzes von branchenführender Systemperipherie und Speicher ist der SHARC+-Prozessor die Plattform der Wahl für Applikationen, die Programmierbarkeit ähnlich wie reduzierte Befehlssatz-Computing (RISC), Multimedia-Unterstützung und modernste Signalverarbeitung in einem integrierten Gehäuse erfordern. Zu diesen Applikationen gehören Fahrzeuganwendungen, professionelle Audio- und Industrie-basierte Applikationen, die eine hohe Fließkommaleistung erfordern.
Merkmale
- SHARC+-Core-Infrastruktur
- Core-Taktfrequenz von 800 MHz (max.) oder 1 GHz (max.)
- 2 x On-Chip-Stufe-1(L1)-SRAM-Speicher von 640 KB (mit Parität) erhöht die Leistung mit niedriger Latenz
- Unterstützung für 32-Bit-, 40-Bit- und 64-Bit-Fließkomma
- 32-Bit-Festpunkt
- Byte-, Kurzwort-, Wort- und Langwortadressierung
- Leistungsstarkes DMA-System
- 16-Bit DDR/DDR3L Speicher-Controller, 1,35 V Unterstützung für DDR3L
- Speicher
- On-Chip-Level 2 (L2) SRAM mit ECC-Schutz von 2.048 KB – macht in vielen Anwendungsfällen einen externen Speicher überflüssig
- Schnittstelle der Stufe 3 (L3), die für einen geringen Stromverbrauch optimiert ist und eine 16-Bit-Schnittstelle zu DDR3 (unterstützt 1,35-V-fähige DDR3L-Bauteile)
- Fortschrittliche Hardware-Beschleuniger
- Verbesserte FIR-/IIR-Offload-Engines, die mit der Core-Taktfrequenz für eine zusätzliche Verarbeitungsleistung betrieben werden
- Sicherheits-Krypto-Engines mit OTP
- Digitale Audio-Schnittstelle (DAI)
- 8 x Full-SPORT-Schnittstellen mit TDM- und I2S-Modi
- 2 x S-/PDIF-Rx/-Tx, 8 x ASRC-Paare
- 8 x Präzisions-Taktgeneratoren
- 2 x Vierkanal-PDM-Mikrofoneingänge
- 40 x Buffer
- Arm-Core-Infrastruktur
- ARM Cortex-A55 von 1,2 GHz (mit Neon/FPU)
- L1-Befehls-/Daten-Cache: 32 kByte / 32 kByte
- 256 kB L2-Cache
- Weitere Konnektivität mit Peripheriegeräten/Schnittstellen
- 1 x eMSI (SDIO/eMMC)
- 2 x Quad-SPI, 1 x Oktal-SPI
- MLB 3-Pin/6-Pin
- 6 x I2C, 3 x UART
- 2 x Link-Anschlüsse
- 16 x Universal-Timer, 1 x Universal-Zähler
- 3 x Watchdog-Timer
- ePPI
- USB 2.0 HS-OTG-Controller
- 10/100 EMAC
- 10/100/1000 EMAC mit AVB und 1588
- 2 x CAN-FD
- 12-Bit-Achtkanal-Housekeeping-ADC
- 135 x GPIO-Pins, 40 x DAI-Pins
- Thermosensor
- 400-Ball-CSP_BGA-Gehäuse von 17 mm x 17mm (Rastermaß von 0,8 mm)
- Sicherheit und Schutz
- Crypto-Hardwarebeschleuniger
- Schnelles, sicheres Hochfahren mit IP-Schutz
- Verbesserte FIR- und IIR-Beschleuniger mit bis zu 1 GHz
- AEC-Q100-qualifiziert für Fahrzeuganwendungen
Applikationen
- Unterhaltungselektronik und professionelles Audio
- Lautsprecher
- Soundbars
- AVRs
- Konferenzsysteme
- Mischpulte
- Mikrofon-Arrays
- Kopfhörer
- Automobil-Applikationen
- Audioverstärker
- Autoradios
- ANC/RNC
- Rücksitz-Entertainmentsystem
- Digitales Cockpit
- ADAS
Prozessor – Blockdiagramm
