SN74AUP1T17DCKRG4

Texas Instruments
595-74AUP1T17DCKRG4
SN74AUP1T17DCKRG4

Herst.:

Beschreibung:
Übersetzungsspannungs-Pegel Low Power 1.8/2.5/3 .3-V In 3.3-V CMOS

Lebenszyklus:
Neues Produkt:
Neu von diesem Hersteller.
ECAD Model:
Den kostenlosen Library Loader herunterladen, um diese Datei für Ihr ECAD Tool zu konvertieren. Weitere Infos zu ECAD-Modell.

Auf Lager: 2 975

Lagerbestand:
2 975 sofort lieferbar
Lieferzeit ab Hersteller:
12 Wochen Geschätzte Produktionszeit des Werks für Mengen, die größer als angezeigt sind.
Minimum: 1   Vielfache: 1
Stückpreis:
-.-- CHF
Erw. Preis:
-.-- CHF
Vorauss. Zolltarif:

Preis (CHF)

Menge Stückpreis
Erw. Preis
1.17 CHF 1.17 CHF
0.715 CHF 7.15 CHF
0.601 CHF 15.03 CHF
0.456 CHF 45.60 CHF
0.395 CHF 98.75 CHF
0.346 CHF 173.00 CHF
0.31 CHF 310.00 CHF
Ganzes Reel (Sie bestellen ein Vielfaches von 3000)
0.267 CHF 801.00 CHF
0.252 CHF 1 512.00 CHF

Produktattribut Attributwert Attribut auswählen
Texas Instruments
Produktkategorie: Übersetzungsspannungs-Pegel
RoHS:  
Voltage Translator
SC-70-5
3.6 V
2.3 V
SN74AUP1T17DCKRG4
- 40 C
+ 85 C
SMD/SMT
Reel
Cut Tape
Marke: Texas Instruments
Entwicklungs-Kit: 5-8-LOGIC-EVM
Eingangsart: Schmitt-Trigger
Logikfamilie: AUP1T
Anzahl der Kanäle: 1 Channel
Betriebsversorgungsstrom: 3.6 uA
Art der Ausgabe: CMOS, Push-Pull
Produkt-Typ: Translation - Voltage Levels
Verpackung ab Werk: 3000
Unterkategorie: Logic ICs
Produkte gefunden:
Um ähnliche Produkte anzuzeigen, wählen Sie mindestens ein Kontrollkästchen aus
Um ähnliche Produkte in dieser Kategorie anzuzeigen, wählen Sie mindestens ein Kontrollkästchen oben aus.
Ausgewählte Attribute: 0

Für diese Funktionalität ist die Aktivierung von JavaScript erforderlich.

USHTS:
8542390090
TARIC:
8542399000
MXHTS:
8542399999
ECCN:
EAR99

SN74AUP1T17 Einzel-Schmitt-Trigger-Buffer-Gate

Das SN74AUP1T17 Einzel-Schmitt-Trigger-Buffer-Gate von Texas Instruments führt die boolesche Funktion Y = A mit der Bezeichnung für Logikpegelumsetzungs-Applikationen mit einem Ausgang aus, der auf die Versorgung von VCC referenziert ist. Die AUP-Technologie ist eine stromsparende Logiktechnologie, die zur Verlängerung der Batterielaufzeit im Betrieb ausgelegt ist. Alle Eingangspegel tolerieren 1,8 V LVCMOS-Signale während des Betriebs von einer einzelnen 3,3 V- oder 2,5 V-VCC -Versorgung. Dieses Produkt hält auch eine ausgezeichnete Signalqualität aufrecht.