LMK5C33414ARGCRS1

Texas Instruments
595-LMK5C33414ARGCRS
LMK5C33414ARGCRS1

Herst.:

Beschreibung:
Clock-Synthesizer / Jitter-Reiniger Three DPLL three AP LL four-input and 1

ECAD Model:
Den kostenlosen Library Loader herunterladen, um diese Datei für Ihr ECAD Tool zu konvertieren. Weitere Infos zu ECAD-Modell.

Verfügbarkeit

Lagerbestand:
Nicht auf Lager
Lieferzeit ab Hersteller:
18 Wochen Geschätzte Produktionszeit des Werks.
Minimum: 2500   Vielfache: 2500
Stückpreis:
CHF -.--
Erw. Preis:
CHF -.--
Vorauss. Zolltarif:
Dieses Produkt wird KOSTENLOS versandt

Preis (CHF)

Menge Stückpreis
Erw. Preis
Ganzes Reel (Sie bestellen ein Vielfaches von 2500)
CHF 36.33 CHF 90 825.00

Produktattribut Attributwert Attribut auswählen
Texas Instruments
Produktkategorie: Clock-Synthesizer / Jitter-Reiniger
RoHS:  
14 Output
1.25 GHz
APLL
DPLL
VQFN-64
800 MHz
3.135 V
3.465 V
- 40 C
+ 105 C
LMK5C33414AS1
SMD/SMT
Reel
Marke: Texas Instruments
Feuchtigkeitsempfindlich: Yes
Betriebsversorgungsstrom: 1.085 A
Produkt: Network Synthesizers / Jitter Cleaners
Produkt-Typ: Clock Synthesizers / Jitter Cleaners
Verpackung ab Werk: 2500
Unterkategorie: Clock & Timer ICs
Produkte gefunden:
Um ähnliche Produkte anzuzeigen, wählen Sie mindestens ein Kontrollkästchen aus
Um ähnliche Produkte in dieser Kategorie anzuzeigen, wählen Sie mindestens ein Kontrollkästchen oben aus.
Ausgewählte Attribute: 0

Für diese Funktionalität ist die Aktivierung von JavaScript erforderlich.

USHTS:
8542390090
ECCN:
EAR99

LMK5C33414AS1 Netzwerk-Synchronisierer

Der Network-Synchronisierer LMK5C33414AS1 von Texas Instruments ist ein Netzwerk-Synchronisierer und Jitter-Cleaner, der für die strengen Anforderungen von drahtlosen Kommunikations- und Infrastrukturanwendungen entwickelt wurde. Der LMK5C33414AS1 ist ein Bauteil mit Softwareunterstützung für die PTP-Synchronisierung gemäß IEEE-1588 mit einer primären Referenztaktquelle. Der Netzwerk-Synchronisierer integriert drei DPLLs, um Jitter-Dämpfung und fehlerloses Umschalten mit programmierbarer Schleifenbandbreite und ohne externe Schleifenfilter zu ermöglichen. Diese Funktion sorgt für maximale Benutzerfreundlichkeit und Flexibilität. Jede DPLL-Phase verbindet eine gepaarte APLL mit einem Referenzeingang.