N9H30K63IEC

Nuvoton
503-N9H30K63IEC
N9H30K63IEC

Herst.:

Beschreibung:
Mikroprozessoren - MPU ARM926EJ-S based general purpose processor

ECAD Model:
Den kostenlosen Library Loader herunterladen, um diese Datei für Ihr ECAD Tool zu konvertieren. Weitere Infos zu ECAD-Modell.

Auf Lager: 85

Lagerbestand:
85 sofort lieferbar
Lieferzeit ab Hersteller:
24 Wochen Geschätzte Produktionszeit des Werks für Mengen, die größer als angezeigt sind.
Minimum: 1   Vielfache: 1
Stückpreis:
CHF -.--
Erw. Preis:
CHF -.--
Vorauss. Zolltarif:

Preis (CHF)

Menge Stückpreis
Erw. Preis
CHF 12.28 CHF 12.28
CHF 9.34 CHF 93.40
CHF 8.94 CHF 223.50
CHF 7.88 CHF 709.20
CHF 7.50 CHF 2 025.00
CHF 7.01 CHF 3 785.40
CHF 6.54 CHF 7 063.20

Produktattribut Attributwert Attribut auswählen
Nuvoton
Produktkategorie: Mikroprozessoren - MPU
RoHS:  
ARM926EJ-S
1 Core
32 bit
300 MHz
LQFP-128
16 kB
16 kB
1.2 V
SMD/SMT
- 40 C
+ 85 C
Tray
Marke: Nuvoton
RAM-Datengröße: 64 MB
I/O-Spannung: 3.3 V
Schnittstellen-Typ: CAN, GPIO, I2C, I2S, LIN, SPI, UART, USB 1.1, USB 2.0
Feuchtigkeitsempfindlich: Yes
Anzahl der I/Os: 86 I/O
Anzahl der Timer/Zähler: 5 x 32 bit
Produkt-Typ: Microprocessors - MPU
Verpackung ab Werk: 90
Unterkategorie: Microprocessors - MPU
Watchdog-Timer: Watchdog Timer, Windowed
Produkte gefunden:
Um ähnliche Produkte anzuzeigen, wählen Sie mindestens ein Kontrollkästchen aus
Um ähnliche Produkte in dieser Kategorie anzuzeigen, wählen Sie mindestens ein Kontrollkästchen oben aus.
Ausgewählte Attribute: 0

CNHTS:
8542319091
USHTS:
8542310045
TARIC:
8542319000
ECCN:
3A991.a.2

N9H30 32-bit Microprocessors

Nuvoton N9H30 32-bit Microprocessors embed a CPU core ARM926EJ-S, run up to 300MHz, 56KB embedded SRAM, and 16KB internal boot ROM for booting from USB. These microprocessors integrate a USB 2.0 HS HOST/device controller with High-Speed (HS) transceiver embedded, a TFT-type LCD controller. The N9H30 microprocessors integrate a DRAM I/F that runs up to 150MHz with supporting DDR or DDR2 type SDRAM. These devices provide Multi-Chip Package (MCP) to ensure high performance and to minimize the system design efforts.