LS1043ABE9PQB

NXP Semiconductors
771-LS1043ABE9PQB
LS1043ABE9PQB

Herst.:

Beschreibung:
Mikroprozessoren - MPU Layerscape 64-bit Arm Cortex-A53, Quad-core, 1.4GHz, AEC-Q100 Grade 2, Security enabled, 23x23 pkg

ECAD Model:
Den kostenlosen Library Loader herunterladen, um diese Datei für Ihr ECAD Tool zu konvertieren. Weitere Infos zu ECAD-Modell.
Für den Export dieses Produkts aus den USA ist möglicherweise zusätzliche Dokumentation erforderlich.

Verfügbarkeit

Lagerbestand:
Nicht auf Lager
Lieferzeit ab Hersteller:
16 Wochen Geschätzte Produktionszeit des Werks.
Minimum: 1   Vielfache: 1
Stückpreis:
CHF -.--
Erw. Preis:
CHF -.--
Vorauss. Zolltarif:
Dieses Produkt wird KOSTENLOS versandt

Preis (CHF)

Menge Stückpreis
Erw. Preis
CHF 139.49 CHF 139.49
CHF 118.00 CHF 1 180.00
CHF 104.54 CHF 2 613.50

Produktattribut Attributwert Attribut auswählen
NXP
Produktkategorie: Mikroprozessoren - MPU
Versandbeschränkungen:
 Für den Export dieses Produkts aus den USA ist möglicherweise zusätzliche Dokumentation erforderlich.
RoHS:  
ARM Cortex A53
4 Core
64 bit
1.4 GHz
FCPBGA-780
32 kB
32 kB
1 V
LS1043A
SMD/SMT
- 40 C
+ 105 C
AEC-Q100
Tray
Marke: NXP Semiconductors
RAM-Datengröße: 128 kB
Schnittstellen-Typ: Ethernet, I2C, PCI-e, Serial, USB
L2 Cache-Anweisung/Datenspeicher: 1 MB
Speichertyp: DDR3L / DDR4 SDRAM
Feuchtigkeitsempfindlich: Yes
Anzahl der Timer/Zähler: 8 Timer
Prozessor-Serie: QorIQ LS1043A_Auto
Produkt-Typ: Microprocessors - MPU
Verpackung ab Werk: 60
Unterkategorie: Microprocessors - MPU
Handelsname: QorIQ
Watchdog-Timer: Watchdog Timer
Artikel # Aliases: 935382431557
Produkte gefunden:
Um ähnliche Produkte anzuzeigen, wählen Sie mindestens ein Kontrollkästchen aus
Um ähnliche Produkte in dieser Kategorie anzuzeigen, wählen Sie mindestens ein Kontrollkästchen oben aus.
Ausgewählte Attribute: 0

Für diese Funktionalität ist die Aktivierung von JavaScript erforderlich.

CNHTS:
8542319091
USHTS:
8542310045
TARIC:
8542319000
ECCN:
5A002.a.1

Layerscape-Architektur

Die NXP Layerscape-Architektur ist die den QorIQ® Prozessoren der LS-Baureihe zugrundeliegende Systemarchitektur. Die Architektur ermöglicht den Netzwerken der nächsten Generation eine verbesserte Paketverarbeitung mit einer Leistungsfähigkeit von bis zu 100 GBit/s. Der Design-Aufwand wird mit einem offenen Standard-Programmiermodell und einem Software-wahrnehmenden Architektur-Rahmen vereinfacht. Dieses Design ermöglicht dem Kunden die vollständige Nutzung der zugrundeliegenden Hardware für eine maximale Optimierung mit der Fähigkeit, Netzwerk-Änderungen für eine Echtzeit-„Soft“-Steuerung über das Netzwerk einfach zu übernehmen. Ein einheitliches Hardware- und Software-Modell bietet die Kompatibilität und Skalierbarkeit, die für das Erstellen von durchgängigen Netzwerksystemen von Home-zu-Carrier-Klasse-Produkten erforderlich sind. Die einzigartige Core-unabhängige Architektur enthält den optimalen Core für die jeweilige Applikation/ARM®-Cores oder Power Architecture®-Cores.