GS8162Z36DB-200M

GSI Technology
464-GS8162Z36DB-200M
GS8162Z36DB-200M

Herst.:

Beschreibung:
SRAM 2.5 or 3.3V 512K x 36 18M

ECAD Model:
Den kostenlosen Library Loader herunterladen, um diese Datei für Ihr ECAD Tool zu konvertieren. Weitere Infos zu ECAD-Modell.
Für den Export dieses Produkts aus den USA ist möglicherweise zusätzliche Dokumentation erforderlich.

Verfügbarkeit

Lagerbestand:
Nicht auf Lager
Lieferzeit ab Hersteller:
Minimum: 21   Vielfache: 21
Stückpreis:
-.-- CHF
Erw. Preis:
-.-- CHF
Vorauss. Zolltarif:
Dieses Produkt wird KOSTENLOS versandt

Preis (CHF)

Menge Stückpreis
Erw. Preis
76.86 CHF 1 614.06 CHF
72.13 CHF 3 029.46 CHF
70.10 CHF 7 360.50 CHF
252 Kostenvoranschlag

Produktattribut Attributwert Attribut auswählen
GSI Technology
Produktkategorie: SRAM
Versandbeschränkungen:
 Für den Export dieses Produkts aus den USA ist möglicherweise zusätzliche Dokumentation erforderlich.
18 Mbit
512 k x 36
6.5 ns
200 MHz
Parallel
3.6 V
2.3 V
255 mA, 260 mA
- 55 C
+ 125 C
SMD/SMT
BGA-119
Tray
Marke: GSI Technology
Land der Bestückung: Not Available
Land der Verbreitung: Not Available
Ursprungsland: Not Available
Speichertyp: SDR
Feuchtigkeitsempfindlich: Yes
Produkt-Typ: SRAM
Serie: GS8162Z36DB
Verpackung ab Werk: 21
Unterkategorie: Memory & Data Storage
Handelsname: NBT SRAM
Typ: NBT Pipeline/Flow Through
Produkte gefunden:
Um ähnliche Produkte anzuzeigen, wählen Sie mindestens ein Kontrollkästchen aus
Um ähnliche Produkte in dieser Kategorie anzuzeigen, wählen Sie mindestens ein Kontrollkästchen oben aus.
Ausgewählte Attribute: 0

Für diese Funktionalität ist die Aktivierung von JavaScript erforderlich.

CNHTS:
8542319090
CAHTS:
8542320041
USHTS:
8542320041
JPHTS:
854232029
KRHTS:
8542321020
TARIC:
8542324500
MXHTS:
8542320201
ECCN:
3A001.a.2.c

NBT SRAMs

GSI Technology NBT SRAMs are 144Mbit and 288Mbit Synchronous Static SRAMs that utilize all available bus bandwidth. The SRAMs achieve this by eliminating the need to insert deselect cycles when the device is switched from read to write cycles. The devices' simplified interface is designed to use a data bus's maximum bandwidth. Because it is a synchronous device, address, data inputs, and read/write control inputs are captured on the rising edge of the input clock.